MATLAB 및 Simulink를 사용해 AMD® Zynq® UltraScale+™ RFSoC 소자에서 무선 시스템 설계를 개발, 배포 및 검증할 수 있습니다.
- 하드웨어와 MATLAB 및 Simulink 간의 데이터 스트리밍을 통한 RF 성능의 특성 분석
- 표준 준수(5G 및 LTE) 파형 및 사용자 지정 파형 활용
- 하드웨어 아키텍처 및 알고리즘의 모델링 및 시뮬레이션
- HDL 코드 및 C 코드 자동 생성을 통해 Zynq UltraScale+ RFSoC 보드에 시스템 배포
- MATLAB 및 Simulink 테스트 환경에 연결된 하드웨어에서 실행되는 알고리즘의 디버그 및 검증
MATLAB을 사용한 Zynq UltraScale+ RFSoC에서의 시스템 개발
데이터 스트리밍을 통해 시스템의 RF 성능 검증하기
MATLAB 및 Simulink를 사용하여 표준 준수 5G, LTE 및 사용자 지정 파형을 하드웨어에서, 그리고 하드웨어로 스트리밍할 수 있습니다. MATLAB으로 결과를 측정하여 Avnet® Zynq UltraScale+ RFSoC Development Kit with Qorvo RF Front End와 Avnet Wideband mmWave Radio Development Kit for RFSoC Gen-3 등의 시스템의 RF 성능 특성을 분석할 수 있습니다.
AMD Zynq UltraScale+ RFSoC 소자의 무선 시스템 시뮬레이션
RFSoC 소자의 SoC 설계를 시뮬레이션하고 분석할 수 있습니다. 알고리즘을 여러 부분으로 분할하여 ARM Cortex-53 및 IP 코어에서 실행하고 프로그램 가능 논리 소자에서 구현할 수 있습니다. AXI4 내부연결과 오프칩 DDR 메모리와의 통신을 통해 프로세서와 프로그램 가능 논리 소자 간 통신의 효과를 모델링할 수 있습니다.
AMD Zynq UltraScale+ RFSoC 보드에 모델 배포
MATLAB에서 직접 RFSoC 소자의 RF 데이터 컨버터를 구성할 수 있습니다. Simulink에서 알고리즘 모델로부터 HDL 코드 및 임베디드 C 코드를 생성하고, AMD Zynq UltraScale+ RFSoC ZCU111 Evaluation Kit, Zynq UltraScale+ RFSoC ZCU216 Evaluation Kit 및 Zynq UltraScale+ RFSoC ZCU208 Evaluation Kit 등의 프로토타입 하드웨어에 시스템을 배포할 수 있습니다.
Zynq UltraScale+ RFSoC 하드웨어에서 배포된 알고리즘 검증
Verilog 테스트벤치나 VHDL 테스트벤치를 작성하는 대신 HDL 연동 시뮬레이션을 사용하여 MATLAB 및 Simulink 테스트벤치로 HDL 코드를 검증할 수 있습니다. 지원되는 시뮬레이터로는 Siemens EDA의 ModelSim™과 Questa™, 그리고 Cadence® Xcelium® 등이 있습니다.