Main Content


이산시간 블록(예: Unit Delay)

Discrete 라이브러리의 블록을 사용하여 이산 시스템을 모델링하고 이산 알고리즘을 구현합니다.


DelayDelay input signal by fixed or variable sample periods
Difference하나의 시간 스텝 동안의 신호 변경 계산
Discrete Derivative이산시간 도함수 계산
Discrete FIR FilterModel FIR filters
Discrete FilterModel Infinite Impulse Response (IIR) filters
Discrete PID ControllerDiscrete-time or continuous-time PID controller
Discrete PID Controller (2DOF)Discrete-time or continuous-time two-degree-of-freedom PID controller
Discrete State-Space이산 상태공간 시스템 구현
Discrete Transfer FcnImplement discrete transfer function
Discrete Zero-PoleModel system defined by zeros and poles of discrete transfer function
Discrete-Time IntegratorPerform discrete-time integration or accumulation of signal
First-Order Hold (Obsolete)일차 샘플-앤-홀드 구현
Memory이전 시간 스텝의 입력을 출력
Propagation DelayModel loop delay, latency, pulse delay (R2022b 이후)
Resettable DelayDelay input signal by variable sample period and reset with external signal
Tapped DelayDelay scalar signal multiple sample periods and output all delayed versions
Transfer Fcn First Order이산시간 1차 전달 함수 구현
Transfer Fcn Lead or Lag이산시간 진상 또는 지상 보상기 구현
Transfer Fcn Real ZeroImplement discrete-time transfer function that has real zero and no pole
Unit Delay하나의 샘플 주기만큼 신호 지연
Variable Integer DelayDelay input signal by variable sample period
Zero-Order Hold영차 유지 샘플 주기 구현