SerDes Toolbox

SerDes 시스템을 설계하고 고속 디지털 상호연결을 위한 IBIS-AMI 모델을 생성할 수 있습니다.

 

SerDes Toolbox™는 시리얼라이저/디시리얼라이저(SerDes) 시스템이나 DDR5와 같은 고속 메모리 PHY의 설계와 검증을 위한 MATLAB® 및 Simulink® 모델 라이브러리 및 분석 툴과 앱을 제공합니다.

SerDes Designer 앱을 사용하면 통계 분석을 통해 유선 통신 링크를 신속하게 설계할 수 있습니다. 이 앱의 파라미터화 모델과 알고리즘을 통해 사용자는 광범위한 이퀄라이저 구성을 탐색하여 채널 성능을 개선할 수 있습니다. 지터 및 누화의 효과를 포함한 눈 다이어그램, 욕조 곡선 및 채널 작동 마진(COM) 등의 메트릭을 평가할 수 있습니다. 

CTLE, DFE, FFE 및 CDR과 같은 MATLAB 기반 구성 블록을 통해, 데이터시트나 측정 데이터를 사용하여 사용자가 선택한 아키텍처를 설명하거나 제어 및 적응 알고리즘을 시뮬레이션할 수 있습니다. PCIe, USB, 이더넷 및 DDR과 같은 일반적인 응용 분야에 대한 화이트 박스 예제를 사용자의 설계의 토대가 되는 기준 설계로 사용할 수 있습니다. 

SerDes Toolbox는 통계 분석 및 시간 영역 시뮬레이션을 위해 듀얼 IBIS-AMI 모델의 자동 생성을 지원합니다. 이렇게 생성된 모델은 시스템 통합과 검증을 위해 타사의 채널 시뮬레이터와 함께 사용할 수 있습니다. 

시작하기:

SerDes 설계

파라미터화된 화이트박스 모델 및 알고리즘을 사용하여 SerDes 시스템을 설계할 수 있습니다.

SerDes Designer 앱

SerDes Designer 앱을 사용하여 SerDes 시스템을 설계, 구성 및 분석할 수 있습니다. 채널 감쇠, 분산, 지터 및 누화를 모델링할 수 있습니다. 리포트, 눈 다이어그램, 욕조 곡선 및 기타 시각화 방법을 사용하여 채널 작동 마진(COM: Channel Operating Margin) 등의 성능 지표를 확인할 수 있습니다. MATLAB을 사용하여 분석, 보고 및 설계 공간 탐색을 자동화할 수 있습니다. 추가적인 개선 및 검증을 위해 Simulink 및 IBIS-AMI 모델을 생성할 수 있습니다.

적응형 CTLE 및 DFE 등의 PAM 4 SerDes 시스템.

적응형 이퀄라이저 설계

DFE, CTLE, FFE, AGC 및 CDR을 사용하여 적응형 이퀄라이저를 설계할 수 있습니다. 단일 종단 신호와 차동 신호에 대해 파라미터화된 블록과 알고리즘을 사용할 수 있습니다.

화이트박스 구현으로 시작하여, 사용자 자체 알고리즘을 통해 모델을 사용자 지정할 수 있습니다.

시스템 성능을 최적화할 수 있도록 지역적 및 전역적 적응 전략을 살펴본 후, IBIS-AMI 모델을 생성할 수 있습니다.

SerDes 분석 및 시뮬레이션

SerDes Designer 앱으로 통계 분석을 수행하고 시간 영역 시뮬레이션을 위한 Simulink 모델을 생성할 수 있습니다.

통계 분석

SerDes Designer 앱을 사용하여 통계 분석을 수행하여 눈의 윤곽, 비트 오류율(BER), 욕조 곡선 및 기타 메트릭을 계산하고 시각화할 수 있습니다.

PAM4, PAM3, 및 NRZ 변조를 사용하여 사용자의 이퀄라이제이션 알고리즘과 채널의 설계 영역을 탐색할 수 있습니다.

PAM4 SerDes 시스템 통계 분석의 Simulink 리포트.

시간 영역 시뮬레이션

주파수 종속 감쇠, 반사 및 임의의 임펄스 응답을 캡처하는 사용자 지정 가능한 Simulink 블록과 채널 모델을 사용하여 적응형 알고리즘의 시간 영역 시뮬레이션을 수행할 수 있습니다.

의사 난수 이진 시퀀스(PRBS)와 사용자 지정 자극 패턴을 사용하여 이퀄라이제이션 알고리즘을 검증할 수 있습니다.

SerDes Designer 앱으로 시간 영역 시뮬레이션을 위해 생성된 Simulink 모델.

IBIS-AMI 모델 생성

타사의 채널 시뮬레이터에서 사용할 표준 준수 IBIS-AMI 모델을 생성할 수 있습니다.

듀얼 모델 생성

연관된 아날로그 IBIS 모델과 함께 IBIS-AMI 통계(Init) 및 시간 영역(GetWave) 알고리즘 모델을 생성할 수 있습니다. SerDes Designer 앱과 Simulink에서 IBIS-AMI 파라미터를 관리하여 모델 인터페이스를 사용자 지정할 수 있습니다.

타사 채널 시뮬레이터와의 통합

생성된 IBIS-AMI 모델을 SiSoft Quantum Channel Designer™ (QCD) 및 Quantum-SI™ (QSI), Keysight™ ADS, Synopsys® HSPICE, Mentor Graphics® HyperLynx® 및 Cadence® Sigrity SystemSI와 같은 타사의 채널 시뮬레이터 내로 가져올 수 있습니다. 검증 과정에서 IBIS-AMI 모델을 사용하고 고객과 공유할 수 있습니다.

SerDes Designer 앱으로 생성된 IBIS-AMI 모델의 QCD 결과.

기준 설계

화이트박스 블록을 사용하여 PCI Express, DDR 및 이더넷과 같은 업계 표준 통신 프로토콜을 모델링할 수 있습니다.

표준 준수 기준 모델

PCIe Gen4, DDR5 및 OIF CEI-56G의 표준을 준수하는 기준 설계를 사용할 수 있습니다. 기준 모델로 시작한 다음 NRZ와 PAM3, PAM4와 같은 고차 변조 방식을 사용하여 개선 과정을 거쳐 차세대 통신 프로토콜을 설계할 수 있습니다. 검증을 위해 표준 준수 IBIS-AMI 모델을 생성할 수 있습니다.

최신 기능

IBIS-AMI 지터 분석

SerDes Designer 앱에서 IBIS-AMI 지터 추가

PAM3 분석

SerDes Designer 앱에서 PAM3 변조 사용

시간 영역에 대한 눈 처리

시간 영역 눈, 클록 시간 및 시간 영역 메트릭 표시

AMI 파라미터

AMI 파라미터의 추가, 숨기기 및 자동 관리를 위해 개선된 워크플로

IBIS-AMI clock_times 블록

사용자 지정 DFECDR 및 CDR 블록에 대한 클록 시간 생성

위 기능과 관련 함수에 대한 자세한 내용은 릴리스 정보를 참조하십시오.