DSP HDL Toolbox

주요 업데이트

 

DSP HDL Toolbox

FPGA, ASIC, SoC용 디지털 신호 처리 응용 사례 설계

FPGA, ASIC, SoC용 DSP 애플리케이션의 설계, 모델링 및 시뮬레이션
DSP HDL Toolbox 블록의 라이브러리

DSP HDL 블록

하드웨어 검증이 완료된 다양한 최적 라이브러리 블록 중에서 선택하여 DSP 필터와 변환을 하드웨어에 구현할 수 있습니다.

Channel Synthesizer 블록을 사용해서 광대역 신호로 합성된 일련의 신호

고처리량 알고리즘

간단히 입력 데이터 병렬 처리를 변경하고 지원 아키텍처를 지정하는 것만으로 GSPS(Gigasample-per-second) 속도 단위의 처리량 옵션을 살펴볼 수 있습니다.

설계 장단점 탐색

내장 블록 파라미터를 사용해서 다양하게 선택할 수 있는 구성 가능 아키텍처의 전력, 처리량, 리소스 사용 등의 설계의 장단점을 고려한 직렬 및 병렬 옵션을 살펴볼 수 있습니다.

DSP HDL Toolbox 블록을 사용하여 생성한 디지털 다운 컨버터의 모델

참조 응용 사례

FPGA와 SoC에서의 고속 처리가 필요한 레이다, 무선 및 기타 실제 응용 사례를 모델링, 시뮬레이션, 배포할 수 있습니다.

HDL Coder로 HDL 코드를 생성하고 하드웨어 지원 패키지로 설계 배포하기

FPGA, ASIC, SoC에서의 DSP 알고리즘 프로토타이핑

하드웨어 검증이 완료된 블록을 HDL Coder와 함께 사용하여 모든 FPGA 플랫폼에서 바로 프로토타이핑할 수 있는 응용 사례를 빠르게 개발할 수 있습니다.

HDL Verifier를 사용한 Simulink와 HDL 시뮬레이터 간의 데이터 연동

연동 시뮬레이션을 통한 HDL 설계 검증

HDL Verifier를 통해 MATLAB 또는 Simulink 테스트 환경에 연결된 지원 EDA 시뮬레이터 또는 FPGA 개발 키트에서 실행 중인 생성된 HDL을 검증할 수 있습니다.

DSP HDL Toolbox에 대해 더 알아보고 싶으십니까?