DSP HDL Toolbox™는 무선, 레이다, 오디오 및 센서 처리와 같은 신호 처리 응용 사례를 개발할 수 있도록 바로 하드웨어에 사용할 수 있는 사전 검증된 Simulink® 블록 및 서브시스템을 제공합니다. 참조 예제 외에도 MATLAB® 및 Simulink와 연동할 수 있는 템플릿이 제공됩니다.
사용자는 이 툴박스를 사용하여 DSP 알고리즘의 하드웨어 아키텍처 옵션을 모델링, 탐색 및 시뮬레이션할 수 있습니다. IP 블록을 통해 직렬 및 병렬 처리를 구현하여 리소스 사용, 전력, GSPS(Gigasample-per-second) 처리량 성능 사이의 설계 공간을 탐색할 수 있습니다.
툴박스의 알고리즘을 통해 가독성이 좋은 합성 가능한 VHDL® 및 Verilog® 코드를 생성할 수 있습니다(HDL Coder™ 사용). 또한 이 알고리즘을 사용하는 설계로부터 SystemVerilog DPI 검증 구성요소를 생성할 수도 있습니다(HDL Verifier™ 사용).
연동 시뮬레이션을 통한 HDL 설계 검증
HDL Verifier를 통해 MATLAB 또는 Simulink 테스트 환경에 연결된 지원 대상 EDA 시뮬레이터 또는 FPGA 개발 키트에서 실행 중인 생성된 HDL을 검증할 수 있습니다.