HDL Coder

새로운 내용

R2015a (버전 3.6) - 출시 일자 2015년 3월 5일

2015a의 일부인 Version 3.6에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • Mac OS X 플랫폼 지원
  • 합성을 수행할 필요가 없는 중요 경로 예측
  • Xilinx Zynq IP 코어용 AXI4-Stream 인터페이스 생성
  • 사용자 정의 참조 설계 및 사용자 정의 SoC 보드 지원
  • MATLAB 코드에서 파이프라이닝, 루프 스트리밍, 루프 언롤링을 위해 프라그마를 사용한 지역화 제어
  • 새로운 Vision HDL Toolbox 제품에서 이미지 처리, 비디오 및 컴퓨터 비전 설계 지원

자세한 내용은 Release Notes를 참조하십시오.

이전 버전

R2014b (버전 3.5) - 2014년 10월 2일

2014b의 일부인 Version 3.5에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 다중 사이클 경로의 타이밍 최적화를 위한 클럭 속도 파이프라이닝
  • Xilinx Vivado 지원
  • Altera SoC 플랫폼을 위한 IP 코어 생성
  • MATLAB 코드로부터 HDL로 변환하는 워크플로에서 사용자 지정 또는 레거시 HDL 코드 통합

자세한 내용은 Release Notes를 참조하십시오.

R2014a (버전 3.4) - 2014년 3월 6일

2014a의 일부인 Version 3.4에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 열거형 데이터 타입의 코드 생성
  • ZC706 타겟을 이용한 IP 코어 생성 및 Xilinx EDK 프로젝트로의 통합
  • 반복적인 자동 클록 주파수 최적화
  • FFT HDL 코드 생성에 최적화된 블록 및 IFFT HDL 코드 생성에 최적화된 블록
  • Simulink의 HDL 블록 라이브러리

자세한 내용은 Release Notes를 참조하십시오.

R2013b (버전 3.3) - 2013년 9월 5일

2013b 릴리스의 일부인 Version 3.3에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 모델 참조 지원 및 점진적인 코드 생성
  • 사용자 정의 System Object를 위한 코드 생성
  • 조건부 MATLAB 코드에서 RAM 추론
  • Altera DSP Builder 블록을 포함한 서브시스템에 대한 코드 생성
  • ZC702와 ZedBoard용 Xilinx EDK 프로젝트에 IP 코어 통합

자세한 내용은 Release Notes를 참조하십시오.

R2013a (버전 3.2) - 2013년 3월 7일

출시 일자: 2013년 3월 7일

2013a 릴리스의 일부인 Version 3.2에는 다음과 같은 향상된 기능이 포함되어 있습니다.

  • 부동 소수점을 고정 소수점으로 변환하기 위한 정적 범위 분석
  • MATLAB 변수를 위한 사용자별 파이프라인 삽입
  • 오버클로킹 없이 리소스 공유 및 스트리밍
  • AXI4 인터페이스를 통해 사용자 정의 IP 코어 생성

자세한 내용은 Release Notes를 참조하십시오.